A
analog_fever
Guest
Я пытаюсь сложенном дизайн opmap каскодного в первый раз, и мне интересно, как проектировать уклон CKT. Прилагается CKT я (Johns, Мартин). У меня нет Q12 и Q13 на месте еще. Я знаю, книга дает смещение CKT, но я ищу, чтобы придумать что-нибудь попроще, и я на самом деле пытается узнать, как мы разрабатываем простые CKT предвзятости. Я пришел ДО момента, когда я знаю, токов необходимо через каждый транзистор, чтобы соответствовать моим спецификациям. Основная проблема заключается в смещении vtgs VB1 и VB2, и как сохранить Q3 и Q4 в насыщенности. Я 10uA источника тока для Ibias1. Я генерировать Ibias2, отражая от Ibias1. Что определяет источник напряжения Q5/Q6 (или утечка из Q3/Q4 VTG)? Любые указания / проникновения в суть от опытных дизайнеров будет очень ценна.