PLL моделирования

C

crazy_analog

Guest
Любая идея о полном PLL чип уровень моделирования?
Это занимает очень много времени, чтобы заблокировать, но мне нужно запустить моделирование до PLL блокировки.
Знаете ли вы какие-либо быстро EDA программного обеспечения?

 
Уважаемые crazy_analog:

Вы можете использовать для имитации eldo.

mpig

 
Решение заключается в том, чтобы написать поведенческой модели для некритичных блоков, чтобы уменьшить время симуляции

 
Да,
вы можете использовать beavioral моделей для сепаратора для ускорения моделирования, я видел ADMS симулятор наставника, сократить время проведения PLL очень ОЗМР моделирование с использованием модели verilog из сепаратора

khouly

 
Да, использование RTL заменить разделитель в моделях затем вы можете моделировать гораздо быстрее.Честно говоря, я бы сказал 3 дня почти достаточно для типичного PLL блокировки

 
используя ultrasim или nanosim, это намного быстрее

 
Если ПФО и заряд насос может opreate надежно в 100 раз Fref.Изменить ссылку на частоте в 100 раз и масштабные отзывы Divider соотношение и конденсатор фильтра до 1 / 100.

 
Использование HSIM.Определите все цифровые схемы цифровых и аналоговых цепей определить, таких как петли, как аналоговый фильтр, то он будет, по крайней мере в 100 раз быстрее, чем SPICE моделирования.

 

Welcome to EDABoard.com

Sponsor

Back
Top