FPGA архитектуры, CPLD в

H

harry_madaan

Guest
1) может anybdy скажите ок differnt архитектур ПЛИС?

2) Wats точное differnce б / д CPLD и FPGA с точки зрения архитектуры, их использования и другие компромиссы.

ссылки и PDF файлы б hlpful

thnxs
разорять

 
1) Лучший способ получить различные архитектуры ПЛИС обратиться к производителю чипов сайт и получить данные чипа.Вы можете пойти на Xilinx, Altera, ...сайтов, и вы получите всю информацию вы ищете на различных архитектур FPGA.

2) http://www.edaboard.com/viewtopic.php?t=61996&highlight=fpga cpld

Вы можете сделать поиск в этом форуме, Google его.

 
CPLDs - Комплекс логических устройствах программируемые
FPGAs - Field Programmable вентильных матриц

XILINX XC4000 FPGA Структура:

Массив программируемых
блоки логики называется
настраиваемых блоков логики
(CLBs)
Вклад и вывода из
массив обрабатывается
ввода / вывода блоков (IOBs)
По краям массива
Объединение и CLBs
IOBs принимаются различными
Длина проволоки сегментов и
программируемый коммутатор
матриц (PSMS)

FPGA сегментированные структуры взаимосвязи состоит из матрицы металла
сегментов, соединенных переключатель матриц.Количество сегментов и
Переключатель матрицы, необходимые для соединения сигналов не является ни постоянным, ни
предсказуемой порождает переменные и непредсказуемые задержки

Однако, как сказал человек выше, то лучше проконсультироваться производителей веб-страниц для точной спецификации.

Что касается дают CPLD мне немного времени, чтобы ответить пост

 
Комплекс PLDs (ППВМ) состоят
нескольких PAL-как блоки
однокристальный

FPGAs гораздо большее число отдельных блоков логики, чем CPLDs и
больших распределенных взаимосвязи структуры
Каждый логический блок гораздо проще, чем PLD

CPLD: небольшое количество больших и сложных блоков логики
FPGA: большое количество малых, простых блоков логики

Программируемые означает, что устройства настроены на дизайнера
а не к производителю устройства
Простейший тип логики блок таблицу соответствия (LUT)
осуществляется здесь с помощью мультиплексоров и один-разрядных ячеек памяти (0 / 1)
Входы x1 и x2 диск выбора входов мультиплексоров
Любая 2-входных логических функций могут быть построены путем программирования LUT с соответствующими битами
Легко расширяется до 3-входов, 4-входов,Надеюсь, это поможет
Извините, но Вы должны Войти, чтобы просмотреть это вложение

 

Welcome to EDABoard.com

Sponsor

Back
Top