макета дизайна для шумоподавления

L

lhlbluesky

Guest
В 0.18um технологии, дизайн методы могут быть использованы для уменьшения шума в схему компоновки?
для 0.18um (или меньше), технология, схема, возможно, более senstitive шум, поэтому для того чтобы обеспечить надежную работу схемы, схемы шум должно быть minimized.are есть какие-то бумаги или техники и консультации относительно шума в 0.18um макет дизайн?PLS мне помочь.спасибо.

 
любые связанные с советом?Мне очень нужна помощь.

 
Существуют некоторые общие правила, как уменьшить шум подложки: сделать транзисторы в DNWELL, чтобы убедиться, иметь высокое сопротивление тела связи транзистора.Кроме того, расположение зависит от конкретной схемы.Например, МШУ должен быть с очень низким сопротивлением на входе, даже входных ворот транзистора должно быть связано с обоих концов.Для смесителей на основе Гилберт клетка, паразитные емкости между источниками переключатель ЛО и стоков входные транзисторы должны быть минимизированы.Если у вас есть много этапов усиления помните, что шум от первого этапа будет усилен больше, чем от других, поэтому держать связь малым сопротивлением из-за любого соединения 4 * K * T * R шум.

 
1.для чувствительных сеть убедитесь, что у нет никаких высоких Freq сетей поблизости
2.Щит чувствительны сеток VDD VSS или с обеих сторон для обеспечения дифференциальной шума аннулирования
3.Freq сигнала высокой как часы следует прокладывать в верхнем металлы
1.помехоустойчивость возрастет
2.Верхняя металлы обладают лучшей электрических свойств (меньшее сопротивление)

 
Вы также можете посмотреть на ftopic250469.html например, или любой другой теме, связанной с шумоизоляцией.

 

Welcome to EDABoard.com

Sponsor

Back
Top