Цифровой осциллограф проекта

Z

ze_dib

Guest
Привет

Я изучения возможности сделать цифровой осциллограф для ПК, с бортовой памяти для запоминания образцов.

У меня есть несколько вопросов:
=>
Какие автобусы являются более удобными для пользования (в
печатном и драйвера для Linux / Windows): PCI, USB и IEEE1394
=> Я, хотя многие об использовании малой скорости ADC (cheapier) достичь частота Я хочу использовать это хороший способ сделать это.

Какой FPGA будет наиболее подходящим для этого проекта SpartanII или APEX20k

TOTO2001

 
Попробуйте www.bitscope.com.Они используют ПОС с CPLD.

 
Большое спасибо за те полезные ссылки

Я думаю, второй находится вблизи от того, что
я хочу дизайна.

Я предпочитаю использовать PC SDRAM памяти, чтобы хранения проб, дешевое решение с FPGA.

Toto2001

 
привет Тото
ищите "время Interleaved выборки" или "Interleaved выборки АЦП" на Google

Theres один кв записку по этому вопросу на максиме стартовой
http://www.maxim-ic.com/appnotes.cfm/appnote_number/384

но, возможно, это не самый лучший подход для целей хобби
Максим написал:

К сожалению, этот подход является сложным и требует дополнительных затрат, длительной калибровки и математического анализа.
 
Спасибо за применение к сведению.

Это почти то, что я имел в виду о.

Может ли FPGA себя часы для ADC выборки,
то есть вы считаете, что джиттера на сигнал был бы приемлемым для такой вещи

Спасибо за anwers

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Улыбка" border="0" />
 
Эта связь может быть полезно:

http://www.mccord.plus.com/FYP/final_report.htm

(Осуществление недорогой ПК основаны четырех каналов в реальном времени / хранения осциллограф).

 
В самом деле, действительно I'not ищет недорогие осциллографа,

Это довольно высокая скорость осциллограф с меньшими затратами, на основе FPGA для позволяет конфигурируемыми отбора и фильтрации частот, настраиваемые ширина образца и число образцов.Я особенно интересует в возможность аппаратной цифровой обработки до хранения.

Я также планирую использовать память компьютера к снижению стоимости хранения данных.

Я не который на высокой скорости автобус PC (PCI, USB и FireWire), является easist осуществлять (с чипом или FPGA) и cheapier.

Вот он

Toto2001

 
toto2001 писал:

В самом деле, действительно I'not ищет недорогие осциллографа,Это довольно высокая скорость осциллограф с меньшими затратами, на основе FPGA для позволяет конфигурируемыми отбора и фильтрации частот, настраиваемые ширина образца и число образцов.
Я особенно интересует в возможность аппаратной цифровой обработки до хранения.Я также планирую использовать память компьютера к снижению стоимости хранения данных.Я не который на высокой скорости автобус PC (PCI, USB и FireWire), является easist осуществлять (с чипом или FPGA) и cheapier.Вот онToto2001
 
В AD9283BRS-100 представляет собой конвертер
н.э. в $ 6 круга, бесплатных образцов.

8-Bit, 50 MSPS/80 MSPS/100 MSPS ADC

 
Спасибо за все те полезные советы.

Я уже более четкое представление о том, что будет с проектом.

В моем флиртует виду, я искал PCI, но и мобильность является аргументом я не думаю о.

USB-2/1.1 казаться лучше выбор в том смысле, что она позволяет быть плагин на компьютер, Mac ...
Она будет просто занять немного больше времени, чтобы установить фильтры параметром и для резервного копирования всех данных на компьютере, но это можно легко сделать слишком!!!

Если люди заинтересованы в участии в нем, они вновь приветствовать

TOTO2001

 
http://alternatezone.com/electronics/dsoamk3.htm

ВОПРОС 97
Август 1998
Тема: Debugging МЕТОДАМ

Диспетчер задач Почти Сделано 100, Кен Дэвидсон, 2.
Reader I / O, 6.
Новые продукты Новости, 8.
Bitscope А Mixed-Signal Захват двигателя, по Норман Джексон, 12.
http://www.circuitcellar.com/library/toc.asp

 
http://www.vitrum.cz/snail/bitscope.htm
http://www.vitrum.cz/snail/products.htm # BITSCOPE

или ftp.circuitcellar.com 21 Anonyymoue \ ftp.circuitcellar.com \ Circuit_Cellar \ 1988 \ Issue_5
ftp.circuitcellar.com \ Circuit_Cellar \ 1992 \ Issue_25
ftp.circuitcellar.com \ Circuit_Cellar \ 1998 \ Issue_97

 
Вы можете также посмотреть по следующей ссылке

http://www.johann-glaser.at/projects/DSO/

Голиаф

 
Я думаю, что автобус из ваших выбрал должно быть главным решением вашей выборки.Что такое максимальная ставка, которую вы хотите образец?А можно пойти от туда?Просто бар в виду, что ваши выборки ставка должна быть по меньшей мере
в 2,5 раза больше, а также вы должны убедиться, что ваша выборка не меняются.Вы не хотели бы быть вовлечены в той или иной системе отбора вызывает слишком сложно обрабатывать так, как правило, если вы хотите, чтобы убедиться, что вы, возможно, хотите иметь своего рода буфером между механизмом ПК и ваш совет.

Получать удовольствие,
RF_Router

 
Если вам не нужна глубокая память, просто создать два видео баранов
хранить PAL или NTSC изображение и заполните эту память с графическими
что вы хотите увидеть.(сфера граф) и генерировать стандартный
видео сигнала с этими данными.Это полезно, если вы не хотите использовать
компьютер с вашим осциллограф ....

 
Голиаф писал:

Вы можете также посмотреть по следующей ссылкеhttp://www.johann-glaser.at/projects/DSO/Голиаф
 
Существует ошибка в этом схематическом: http://www.johann-glaser.at/projects/DSO/schematic/MainSchematic.png

IIC вырывать резисторов в ПДД и SCL должен быть подключен к 3.3V и не 5V, как показано в левом нижнем углу схематично.Оба AN2131
и EEPROM является 3.3V типов.

 
Цитата:

Вы можете также посмотреть по следующей ссылкеhttp://www.johann-glaser.at/projects/DSO/Голиаф
 
Кроме того, проверить www.fpga4fun.com, этот парень сделал DSO использованием FPGA, он сейчас делает учебника о том, как он сделал это вместе со всеми verilog код ...

Неопределенный артикль

 

Welcome to EDABoard.com

Sponsor

Back
Top