K
kumarghz
Guest
Уважаемые участники,
Мне необходимо строить серийные схемы генератора цепей для IC целью тестирования с помощью тестера.
В настоящее время я построил схему, используя TTL ICs.Ниже приводится информация о трудностях, с которыми я столкнулся,
1.LTX тестер не способен генерировать серийные модели и переключение тестером очень медленно, только 250us макс может быть архивирован, где мое требование ~ 20ns коммутации.
2.TTL схема имеет много weekness таких как задержка распространения (каждый около ворот 10ns)
3.Я невозможно изменить шаблон в будущем, если я использую TTL схем.
4.Много Под / overshots проблемы при использовании TTL.
Я прилагается образец модели.Пожалуйста, какие рекомендации будут наилучшим подходом в разработке этой схемы Серийный генератор?
привет,
Кумар
Мне необходимо строить серийные схемы генератора цепей для IC целью тестирования с помощью тестера.
В настоящее время я построил схему, используя TTL ICs.Ниже приводится информация о трудностях, с которыми я столкнулся,
1.LTX тестер не способен генерировать серийные модели и переключение тестером очень медленно, только 250us макс может быть архивирован, где мое требование ~ 20ns коммутации.
2.TTL схема имеет много weekness таких как задержка распространения (каждый около ворот 10ns)
3.Я невозможно изменить шаблон в будущем, если я использую TTL схем.
4.Много Под / overshots проблемы при использовании TTL.
Я прилагается образец модели.Пожалуйста, какие рекомендации будут наилучшим подходом в разработке этой схемы Серийный генератор?
привет,
Кумар