W
whitewiz
Guest
Я REPOST этот вопрос.
Я использую IBM 0.18um BiCMOS процесса.
Для каденция схемы моделирования, я использовал биполярный транзистор (BJT) для низко дизайн усилителя шум и моделируется в анализе DC.
BJT всегда работает в области 1 или регион 3.
Мне так интересно области 3 насыщенность региона или области пробоя.
Прилагаю фотографию для вашего рассмотрения.
Спасибо
<img src="http://images.elektroda.net/24_1202435609_thumb.jpg" border="0" alt="Region 3 area in cadence schematic simulation using spectre" title="Регион 3 района в каденцию схема моделирования с помощью призрака"/>
Я использую IBM 0.18um BiCMOS процесса.
Для каденция схемы моделирования, я использовал биполярный транзистор (BJT) для низко дизайн усилителя шум и моделируется в анализе DC.
BJT всегда работает в области 1 или регион 3.
Мне так интересно области 3 насыщенность региона или области пробоя.
Прилагаю фотографию для вашего рассмотрения.
Спасибо
<img src="http://images.elektroda.net/24_1202435609_thumb.jpg" border="0" alt="Region 3 area in cadence schematic simulation using spectre" title="Регион 3 района в каденцию схема моделирования с помощью призрака"/>