Как узнать PLL заблокирована

B

bigpop

Guest
Привет всем

В моделировании, я вижу, напряжение управления ГУН найти, когда PLL блокировки.Но в реальном кремния, как я могу знать, когда закрывается PLL?Есть ли схема может обнаружить?

Благодарю

 
PLL блокировка детектор напряжения чувств на выходе фазового детектора ..
Взгляните на основные фазовый детектор - XOR ворот ..Если оба входных сигналов той же частотой и на этапе вывода логики "0" ..
Вот несколько примеров:
http://www.analog.com/UploadedFiles/Application_Notes/48847293AN_873.pdf

Привет,
IanP

 
В некоторых реальных чипа, есть блокировка обнаружить схемы, которые производят цифровой выход, вот скажите, если у PLL заблокирована или не

Также в реальной схемы, U может проверить контроль напряжения, если оно устойчиво, то PLL заблокирована

khouly

 
Вы можете исследовать выходных часы с осциллографа,
Обычно, если волны часов из стабильно, и частота точка права, была заперта PLL,
Затем вы можете измерить джиттер / фазового шума на большее.

 
Взгляните на контроль напряжения PLL.Различия в VCO напряжение должно быть минимальным (скажем, порядка УФ).Вы также можете построить простую детектора замок, который можно вывести сигнал, когда PLL locks.Use выходы ОФП для получения блокировки сигналаAmarnath

 

Welcome to EDABoard.com

Sponsor

Back
Top