Близость CMOS

A

ashad

Guest
привет,

Я хочу спросить, что это выходной Близость CMOS на выключения состоянии.

Проблема в том, что я связал два буфера вместе по одному в свое время так что если один буфер на всякий буфера начал тонуть Актуальная.

Я использую КМОП выходных буферов

Пожалуйста, помогите мне в этой связи

спасибо

 
Что вы имеете в виду КМОП буфера.Ли он имеет высокое сопротивление в OFF государства?

 
Я использую 74ACT245 имеющих выхода СМО ...

Я хочу спросить, то обычно это выходной impeadence КМОП-схем в нерабочее состояние.

 
CMOS имеет 2 Фета в выходной, одна С-FET и одна N-FET.Когда оба выключены существует высокий импеданс выключенном состоянии.Когда P-FET проводит виду VDD ( V) значения на выходе.Когда N-FET проводит виду VSS (GND) значения на выходе.

Поэтому, когда выходной CMOS является логическим 0, его действительно в Vss или землей.Это текущее раковина для некоторых схем.Когда ваш вывод является логическим 1, это на уровне или Vdd V устройства.Это текущее состояние источников для некоторых схем.

Если ваши CMOS устройство не имеет высокий импеданс контроль контактный CMOS, то ваш вывод будет AT V или земли во все времена.Как правило, это несколько сотен Ом.Посмотреть эти записки Texas Instruments:http://focus.ti.com/lit/an/scha004/scha004.pdfЯ вижу, что вы перечислили устройство имеет 3-государственного потенциала, но таблицы не дает более подробную информацию о том, сколько сопротивление является высоким сопротивлением.Это может быть доступна в другой таблицы или CMOS ссылку.

Мне было ....

.

это Ioz = 5.5V/5uA = 1.1Mohms.Это mimimum сопротивления и может быть больше.Другая таблица показывает 2.2Mohms.

Вот некоторая полезная информация при подключении 3-государственного устройства:

http://focus.ti.com/lit/an/scla015/scla015.pdf
 

Welcome to EDABoard.com

Sponsor

Back
Top